MS6212D替換SGM4553 雙向電平轉(zhuǎn)換器,可以用作混合電壓的數(shù)
字信號系統(tǒng)中。其使用兩個(gè)獨(dú)立構(gòu)架的電源供電,A 端供電電壓
范圍是 1.65V 到 5.5V,B 端供電電壓范圍是 2.3V 到 5.5V??捎迷?br />電源電壓為 1.8V、2.5V、3.3V 和 5V 的邏輯信號轉(zhuǎn)換系統(tǒng)中。當(dāng)
OE 端為低電平時(shí),所有 IO 端口為高阻態(tài),這顯著降低了靜態(tài)功
耗。當(dāng) VCCA 上電后,OE 端內(nèi)部集成了下拉電流源。為了確保在
上電或下電過程中端口保持高阻特性,OE 端應(yīng)該通過一個(gè)下拉
電阻接地,下拉電阻的阻值由驅(qū)動電流源的能力決定。輸出負(fù)載注意事項(xiàng)
我們建議使用 PCB 布線長度小的 PCB 布局,以避免過大的電容負(fù)載并確保正確的單次觸發(fā)發(fā)生。
PCB 信號線走線長度應(yīng)保持足夠短,以使每次影射的往返延遲小于單次觸發(fā)持續(xù)時(shí)間。通過確保任何
一次影射都能在驅(qū)動器處看到一個(gè)低阻抗,從而改善信號完整性。設(shè)計(jì)的單次觸發(fā)周期保持在接近
30ns??梢则?qū)動的集總負(fù)載的最大電容也直接取決于單次持續(xù)時(shí)間。對于非常大的容性負(fù)載,單次觸
發(fā)可以在信號被完全驅(qū)動到正軌之前超時(shí)。通過對動態(tài)參數(shù) ICC、負(fù)載驅(qū)動能力和最大比特率之間的權(quán)
衡,設(shè)置單次觸發(fā)的持續(xù)時(shí)間為最佳狀態(tài)。從 MS6212D 的輸出可以看到 PCB 走線長度和連接器都會使
電容增加,因此建議考慮使用集總負(fù)載電容,以避免重新單次觸發(fā)、總線競爭、輸出信號震蕩或其他
不利的系統(tǒng)級影響。
啟用和關(guān)斷
MS6212D 有一個(gè) OE 輸入端口以用來當(dāng) OE 為低電平時(shí)使器件關(guān)斷,使所有 I/O 口在高阻狀態(tài)。
只要 VCCA通電,OE 就會存在一個(gè)內(nèi)部的下拉電流源,關(guān)斷時(shí)間(tDIS)表示 OE 變?yōu)榈碗娖胶洼敵鰹楦?br />阻狀態(tài)之間的延遲。啟用時(shí)間(tEN)表示用戶必須允許單次觸發(fā)電路在 OE 被提升為高電平后才能運(yùn)
行的時(shí)間。
I/O 口的上拉和下拉電阻
每一個(gè) A 端口對于 VCCA 都有一個(gè) 10k?的內(nèi)部上拉電阻,每一個(gè) B 端口對于 VCCB 都有一個(gè) 10k?的
內(nèi)部下拉電阻。如果需要一個(gè)更小的上拉電阻,必須在 I/O 口到 VCCA 或 VCCB 之間添加一個(gè)外部電阻,
然而加上一個(gè)阻值更小的上拉電阻將會影響 VOL電平,當(dāng) OE 為低電平時(shí),內(nèi)部上拉電阻會被關(guān)斷。